Study and Bachelor Theses

German
     

2010

André Schucht, 2010
Verilog / SystemC-Cosimulation von Hardware-Software-Applikationen

Daniel Meyer, 2010
Aufbau, Test und Analyse einer 6lowpan basierten Funkstrecke

Rafael Mendoza, 2010
Platzieren nach dem Goto-Algorithmus – ein multimediales Lernprogramm mit der LAS

Patrick Schlüter (Doppelarbeit mit Tobias Fricke), 2010
Erzeugung von Control-Memory-Data-Flow-Graphen

Tobias Fricke (Doppelarbeit mit Patrick Schlüter), 2010
Erzeugung von Control-Memory-Data-Flow-Graphen

Dimitri Jeske, 2010
Erweiterung des SystemC-Remote-Service-Interface-Frameworks mit Parameter- und Breakpoint-Services

Cem Sürücü, 2010
Ein Lernprogramm zum Thema „Das Moore'sche Gesetz“

Oliver Bende, 2010
Vereinfachung der TRAIN-Infrastruktur und exemplarische Umsetzung für PLBv4.7 und den PowerPC 440

Johannes Krainer, 2010
Implementierung des FS20-Funkprotokolls für JControl-Systeme

Sebastian Nieke, 2010
Editor-Container und Bild-Editor für Eclipse

Henrik Peters, 2010
Eine grafische Oberfläche zur Systemkomposition mit GreenBus


2009

Norman Dankert, 2009
Implementierung einer laufzeitbasierten Steuerung für Hardware-Realisierungen verschachtelter Schleifen

Matthias Arz, 2009
Ein Editor für die Sequenzierung von LAS-Lernprogrammen nach dem SCORM 2004 Standard

Bastian Feige, 2009
Web-basierte grafische Benutzeroberflächen für Embedded Systems

Waldemar Klingert, 2009
Auto-Updates für LAS und LAS-Lernprogramme

Daniel Fricke, 2009
Reaktivierung von Input-Daten für Schleifendurchläufe in Hardware

Lennart Melzer, 2009
Eine SystemC-2.2-Kernelerweiterung zur Unterstützung kombinatorischer und taktsynchroner TLM-2.0-Kommunikation

Bettina Görtz, 2009
Meta-Data-Fetcher: Ein Tool zur Ermittlung von Metadaten über Hardwareoperationen

Kirill Sadovnichiy, 2009
Auffinden von TLM-2.0 Protokollverstößen während der Simulation

Sergej Bogomolow, 2009
Übersetzung von Java-Bytecode nach Jimple

Ouacim Ben Cheikh, 2009
Ein Lernprogram zum SCORM-Standard mit dem LAS-Modell


2008

Gerrit Meier, 2008
Interaktive Simulationszeitkontrolle in SystemC

Torben Wehlert, 2008
Entwicklung der Editoren MelodyEdit und FontEdit für die JControl IDE

Jens Neumann (mit David Bodnar), 2008
Learning Application Suite - Ein neues Referenzmodell zur Produktion von CBT und WBT

David Bodnar (mit Jens Neumann), 2008
Learning Application Suite - Ein neues Referenzmodell zur Produktion von CBT und WBT

Fabian Mischkalla, 2008
Realisierung eines Videoprozessors zur Gestenerkennung mit dem Xilinx Virtex-II Pro FPGA

Christian Schöps (mit Ralf Zimmermann), 2008
Ein Leitfaden mit Tutorials zur Einarbeitung in Adobe Flash

Ralf Zimmermann (mit Christian Schöps), 2008
Ein Leitfaden mit Tutorials zur Einarbeitung in Adobe Flash

Steffen Trumtrar, 2008
Technology Adapter von TRAIN auf Aurora für XUPV2P Entwicklungsboards

Sebastian Strube, 2008
Objekterkennung

Andrea Keil (mit Jan Tuttas), 2008
Reform des Übungsleitfadens zur Lehrveranstaltung Hardware-Software-Systeme

Jan Tuttas (mit Andrea Keil), 2008
Reform des Übungsleitfadens zur Lehrveranstaltung Hardware-Software-Systeme

Michael Rütz, 2008
Automatische Generierung von Code-Fragmenten für Hardware Procedure Calls


2007

Thomas Burdzik, 2007
Design- und Layoutkriterien für multimediale Lernprogramme

Torsten Flämig, 2007
Entwurf eines Display-Controllers für das FPGA-Board XUP-V2P

Tobias Sunderdiek, 2007
Einsatz IP-basierter Bildmanipulation in einem Praktikum

Ingo Steinhäuser, 2007
Ethernet-Anbindung von Xilinx-Plattform-FPGAs

Marcus Müller, 2007
Picture-Edit und Description-Edit - Ressourcen-Editoren für JControl/IDE

Niels Sintara, 2007
Entwicklung eines Floorplanners für reguläre Datenpfade auf FPGAs

Thomas Heuer, 2007
Realisierung eines JPEG-Encoders auf dem ML310

Achim Ahlers, 2007
Docunator - A Documentation Framework for JControl Entities

Christian Bode, 2007
Eine generische Interface-Beschreibung einfacher IP-Cores in XML

Gerrit Drechsler, 2007
Ein Verfahren zur videobasierten Erkennung und Verfolgung bewegter Objekte

Torben Wehlert, 2007
Entwicklung der Editoren MelodyEdit und FontEdit für die JControl IDE


2006

Remi Seiler, 2006
Ein Netz- und Drawing-Editor für die grafische Programmierung von JControl-Systemen

Felix Probst, 2006
Komponentenbasierte Simulation von Java-Anwendungen für eingebettete Systeme

Christian Diefer, 2006
Ein grafischer Konfigurationseditor für eingebettete Anwendungen

Florian Stock, 2006
FPGA-Implementation der String-Suche nach Knuth, Morris und Pratt mit Hilfe der Java-Bibliothek JBits

Kevin Eilers, 2006
Entwicklung, Fertigung und Test einer I/O-Platine für das Prototypen-Board ML310

Moritz Rosin, 2006
Ein Framework zur Modellierung eingebetteter Videoverarbeitungs-Systeme mit SystemC

Osama Al-Sharaa, 2006
Weiterentwicklung des E.I.S.-Referenzmodells

Roman Götte, 2006
USB-Kommunikation mit Java

Dennis Kiolbassa (mit Jan-Hendrik Seidel), 2006
eTest- und eAssessment-Werkzeuge

Jan-Hendrik Seidel (mit Dennis Kiolbassa), 2006
eTest- und eAssessment-Werkzeuge


2005

Manuel Geffken, 2005
Eine Debugger-Schnittstelle für die virtuelle JAVA-Maschine JCVM32 für eingebettete Systeme

Yevgeni Pletinsky, 2005
PictureEdit - Ein Bildbearbeitungs-Tool für JControl

Nural Bütüner, 2005
Java-Compile-Time-Inheritance mittels Code-Migration

Axel Zechner, 2005
Hardware-Synthese mit SystemC: Analyse von Methoden und Werkzeugen am Beispiel eines JPEG-Encoders

Nico Feiertag, 2005
Anbindung des Modulgenerators GLACE mit dem Cygnus Native Interface an COMRADE

Torben Gießelmann, 2005
CAN4JC – Eine CAN-Bibliothek mit höheren Protokollebenen für die 8-bit JavaVM JControl

Dennis Schladebeck, 2005
Portierung der E.I.S.-Homepage auf ein Content-Management-System

Jonas Rox (mit Hanns-Holger Rinn), 2005
Simulation von Java-Anwendungen auf verteilten Geräten

Hanns-Holger Rinn (mit Jonas Rox), 2005
Simulation von Java-Anwendungen auf verteilten Geräten

Arne Gessner, 2005
Kommunikation zwischen Java-Applet und Embedded System auf der Basis von XML/SOAP

Boris Motruk, 2005
Ein Hardware-Software-Kommunikationsadapter für die System-on-Chip-Kommunikationsarchitektur TRAIN


2004

Thomas Röbbenack, 2004
Eingebettete Systeme: Die Java 2 MicroEdition für JControl

Dennis Gräff, 2004
Synthese mit VERILOG-HDL: Regeln und Empfehlungen zur Logiksynthese

Robert Günzel, 2004
Ein Leitfaden für das Praktikum Informations-Systemtechnik I

Christian Berger, 2004
Laufzeit-Rekonfiguration von FPGAs mit Embedded Linux

Frank Hofer, 2004
High-Level- und RTL-Design eines JPEG-Encoders mit SystemC

Ingo Fleer, 2004
Grafische Generierung von Hardware-Monitor-Applikationen mit JControl

Kalin Velitchkov, 2004
Implementierung eines Debugger-Backends für die 8-bit virtuelle Java-Maschine JControl

Lorenz Witte, 2004
GFXlib - A Portable and Fast Graphics Library for Embedded Systems

Mark Stein, 2004
Ein Labor zur Demonstration und Erforschung von Home-Automation-Technologien

Oliver Kamphenkel, 2004
Entwicklung eines Evaluierungs-Boards und einer Softwarebibliothek für die Philips LPC210X-Prozessorfamilie

 


2003

Wolfgang Schmiesing, 2003
Entwicklung eines computerbasierten Lernprogramms zur Softwareschulung am Beispiel der Volkswagen AG

Hagen Gädke, 2003
Wavelet-Bildkompression auf dem adaptiven Rechner ACE-V

Gerald Winter, 2003
Implementierung SSA-basierter Optimierungen für adaptive Rechensysteme

Marco Dräger, 2003
Ein Smart-Display für eingebettete Systeme mit der virtuellen JAVA-Maschine JControl

Christian Schmidt, 2003
Portierung einer Schaltung zur Bildetikettierung auf das adaptive Rechensystem ACE-V

Marcus Timmermann, 2003
Virtual JControl - Eine virtuelle Testumgebung für die Java-Plattform JControl für eingebettete Systeme

Karim El Jed, 2003
Entwurf eines grafischen Programmiersystems für JControl für Nicht-Programmierer

Jan-Bernd Themann, 2003
Hardware-Software-Codesign eines LIRC-kompatiblen Infrarot-Controllers für Colibree

Konrad Zufelde, 2003
Analyse von kommerziellen Lernprogrammen im Bereich der Hardware-Beschreibungssprachen VERILOG und VHDL

Stefan Mücke, 2003
Bitweise Optimierung: Compile-Zeit-Auswertung von Konstanten zur Reduktion von Bitbreiten

Brigitte Mathiak, 2003
Ein autonomes Fahrzeug für JControl - Motorsteuerung

Andreas Kupfer, 2003
Ein autonomes Fahrzeug für JControl - Anbindung von Ultraschall-Abstandssensoren

Alexander Kluge, 2003
Ein autonomes Fahrzeug für JControl - Datenübertragung über Funk

Sven Schridde, 2003
Multimediale Einführung zum Synopsys-Design-Compiler - Teil 1

Patric Mielke, 2003
Multimediale Einführung zum Synopsys-Design-Compiler - Teil 2

Ralf Strohmeyer, 2003
Evaluierung zweier Möglichkeiten der kontaktlosen Identifikation mit Anbindung an JControl und CAN-Bus

Martin Krosche, 2003
Beispiele und Aufgaben im multimedialen Lernsystem VeriBox

Holger Krahn, 2003
Baumhöhenreduktion zur Laufzeitoptimierung von adaptiven Rechensystemen

Jan Rödling, 2003
Ein konfigurierbarer Assembler für die Virtual-Machine YOGI in JAVA


2002

Thilo Mücke, 2002
VERILOGisch - Eine multimediale Einführung in die Hardware-Beschreibungssprache Verilog, Teil 1

Wolfgang Fietzke, 2002
VERILOGisch - Eine multimediale Einführung in die Hardware-Beschreibungssprache Verilog, Teil 2

Jens Zechlin, 2002
Eine grafische Benutzeroberfläche zum Archivieren und Verwalten von Java-Anwendungen zur Verwendung in Haushaltsnetzen

Björn Schulz, 2002
Einführung zum Referenzmodell V5.0 für multimediale Lernprogramme mit Richtlinien zur Gestaltung und zum Einsatz

Volkmar Löhnert, 2002
Integration des Leon-2 SPARC V8 Prozessorkerns in das adaptive Rechensystem ACE-V

Hendrick Kay, 2002
PCCAN: Kommunikation mit JControl-Geräten an einem CAN-Bus

Oliver Bohle, 2002
Java Debug Toolkit: Entwicklung einer universellen grafischen Oberfläche für Kommandozeilen-Debugger

Oliver Heister, 2002
Erweiterung und Wartung von Lernprogrammen basierend auf dem Referenzmodell am Beispiel von "Parallelität und Zeit"

Florian Immenroth, 2002
Auswahl von Blöcken in Hochsprachen-Programmen für die Hardware-Synthese in adaptiven Systemen


2001

Michael Rock, 2001
Porting the RTEMS Real Time Operating System for Embedded Systems to the ACE Hardware Platform for Adaptive Computer Environments

Denis Pabstleben, 2001
Ein Lexikon für die Hardware-Beschreibungssprache VERILOG

Wolfgang Klingauf, 2001
Eine Entwicklungsoberfläche mit dem Swing-Framework für JControl, eine virtuelle Java-Maschine für eingebettete Mikrocontroller

Jens Bauer, 2001
Eine ST7-gesteuerte Funkkommunikation

Adel Fersi, 2001
Optimierungsmethoden für adaptive Computer


2000

Ralph Westphal, 2000
Funktionale Systemspezifikation einer Hochauftriebssteuerung für Verkehrsflugzeuge mit Statecharts

Mathias Dick zusammen mit Lars Egler, 2000
Homepages von Informatik-Instituten im Internet und Implementierung der EIS-Homepage

Lars Egler zusammen mit Mathias Dick, 2000
Homepages von Informatik-Instituten im Internet und Implementierung der EIS-Homepage

Karsten Kamm, 2000
Überarbeitung des Lernprogramms BILBO und Entwicklung des graphischen Verilog-Eingabe-Tools VeriGUI zu Testzwecken

Sven Rzeppa zusammen mit Keno Peters, 2000
Weiterentwicklung der Feature-Engine in einem Projekt der Home-Automation

Keno Peters zusammen mit Sven Rzeppa, 2000
Weiterentwicklung der Feature-Engine in einem Projekt der Home-Automation


1999

Elmar Deppe, 1999
Konzeption und Implementierung eines EHS-Kommunikationskerns für Mikrocontroller mit erweitertem Arbeitsspeicher

Klaas Jaensch, 1999
Portierung der Bitübertragungsschicht für die Powerline-Kommunikation auf dem Mikrocontroller ST7

Peter Ahlbrecht, 1999
Java-Implementierung des Netzwerk-Protokolls des Convergence-Systems

Sven Tiffe, 1999
ChOP - Ein Checker, Optimizer und Packer für Java-Applikationen im vernetzten Haushalt

Torsten Scheurer, 1999
Illusion - Portierung und Erweiterung eines multimedialen Lernprogramms

Matthias Roggenbuck, 1999
Abstraktion einer 68HC05-Gatternetzliste in ein synthetisierbares Verilog-Modell

Sönke Brandt, 1999
Konstruktion eines Video-Signal-Konverters zwischen PAL/NTSC Analog-Video und Firewire Digital-Video

Lars Horeis, 1999
Untersuchung der "Xilinx Student Edition" auf ihre Anwendungstauglichkeit

Michael Plate, 1999
Implementierung eines Statechart-Kommunikationssystems auf einem Standardprozessor

Heiko Buchholz, 1999
Ein Lernprogramm zur Parallelität und Zeit mit der HDL Verilog

Keit Isensee, 1999
Multimediale Aufbereitung des kräftegesteuerten Scheduling in der Chip-Synthese


1998

Holger Cleve, 1998
Standardprotokolle und Bibliotheksmodule für einen EHS-Simulator

Mark Schröder, 1998
Speedcharts: Einführung und Praxisbeispiel sowie ein Vergleich mit Statecharts

Carsten Winckler, 1998
Visualisierung von Statechart-Simulationen über Message-Sequence-Charts

Stefan Bormann, 1998
Aufbau eines EIB-Systems der Home-Automation und Implementierung einer Kommunikationsbibliothek auf der Basis des Mikrocontrollers Intel 8052

Peter Schliestedt, 1998
Synthese eines FPGA aus einem Statechart-Modell und Test mit Synopsys und Powerview am Beispiel des Sbus-Controllers

Martin Schramm, 1998
Modellierung des SBus mit State- und Activity-Charts

Steffen Weiß, 1998
Vergleich der High-Level-Spezifikationskonzepte SDL und Statecharts

Matthias Meisner, 1998
Hardware-Realisierbarkeit einer LZW-Dekomprimierung

Timo Ströhlein, zusammen mit Björn Hornburg, 1998
Implementierung des EHS-Netzwerkprotokolls für EHS-Powerline

Björn Hornburg, zusammen mit Timo Ströhlein, 1998
Implementierung des EHS-Netzwerkprotokolls für EHS-Powerline


1997

Mondher Ben-Aoun, 1997
Entwicklung eines Twisted-Pair-Transceivers für den European-Home-Standard EHS

Martin Piontek, 1997
Testprogramm zur Datenübertragung über die 230V-Netzleitung mit Hilfe einer universellen Modem-Hardware

Doppelstudienarbeit mit Andreas Naujoks, Sven Bettin, 1997
HOOPS! - Ein hierarchischer objektorientierter Parser für Statemate-Modelle

Andreas Kleffmann, 1997
Aus Statecharts generierte C-Programme und ihre Worst-Case-Laufzeit auf einer Motorola-68000-Plattform

Ralf Hildebrandt, 1997
Multimediale VLSI-Lehre mit Authorware 3.5 auf dem Macintosh und dem PC

Stephan Kinder, 1997
Ein EDIF-Konverter zum Ersetzen der Basistechnologie in Schaltungsentwürfen

Thomas Lehnig, 1997
Ein Testboard für Xilinx-FPGAs mit Ein- und Ausgabe

Andreas Naujoks, 1997
HOOPS! - Ein hierarchischer objektorientierter Parser für Statemate-Modelle, Doppelstudienarbeit mit Sven Bettin

Stephan Grothe (etech), 1997
Erweiterung des Verilog-Modells des TETCON-Chips und Implementierung der Funktion in einem FPGA XC3090


1996

Ralf Pinger, 1996
Vergleich von Field-Programmable Gate-Arrays (FPGA) durch die Implementierung eines RISC-Prozessors

Gerrit Telkamp, 1996
Entwicklung eines einfachen Testboards für den TOOBSIE-Prozessor

Christian Seemann, 1996
Entwicklung eines Testsystems für einen FPGA-basierten RISC-Prozessor

David Schubert, 1996
Ein Makro-Assembler für den RISC-Prozessor TOOBSIE 2

Matthias Böge, 1996
FPGA-Coprozessor-Applikationen: Umsetzung der Evolutionssimulation TIERRA


1995

Helmut Deichmann, 1995
Entwicklung einer RS232C-Schnittstelle für das TOOBSIE-Evaluationssystem

Christian Seemann, 1995
Entwicklung eines Testrechners für den RISC-Prozessor URISC


1994

Haiko Karg, 1994
Entwurf und Implementierung eines Programms zur Plazierung generierter Graphen auf der Basis des Simulated Annealing

Sebastian Sievers, 1994
Entwicklung einer Grafikkarte für das URISC-System

Henrik Putzer, 1994
SPARXIL-Treibersoftware: Konzeption und Implementierung eines SunOS SBus-Gerätetreibers

Peter Blinzer, 1994
Bewertung von VLSI-Lehrbüchern allgemeiner Art, zum Schaltungstest und zu Entwurfs-Hilfsmitteln

Matthias Halliger, 1994
Die Modellierung des TOOBSIE-Prozessors als Beispiel eines großen Statemate-Modells - Teil II: Analyse, Erweiterungen und Bewertung

Heiko Timm, 1994
Laufzeitabschätzung bei einem mit VERILOG-HDL erstellten Verhaltensmodell

Tamer Çatalkaya, 1994
Von der Idee zum FPGA - praktische und theoretische Betrachtungen

Stefan Dreyer, 1994
Die Umwandlung hierarchischer Netzlisten vom Logik-Austauschformat SLIF in die Hardware-Beschreibungssprache VERILOG

Maik Gummert, 1994
Die Modellierung des TOOBSIE-Prozessors als Beispiel eines großen STATEMATE-Modells - Dokumentation, Entwurfsentscheidungen und Alternativen

Klaus Meyer, 1994
Analytische Betrachtung von Optimierungsstrategien für die Verarbeitung von Sprunginstruktionen in Pipeline-Architekturen

Dirk Bleckmann, 1994
Über Fehlermodelle für Schaltungsbeschreibungen auf höheren Entwurfsebenen

Gerrit Mierse, 1994
Ein programmierbarer Assembler für RISC-Prozessoren

Niels Wüstefeld, 1994
Syntax und Semantik der gebräuchlichsten VERILOG-Befehle

Uwe Arnold, 1994
Full-Custom-Entwurf eines Fließkomma-Multiplizierers


1993

Dirk Herrmann, 1993
Untersuchung von Fehlermodellen für Schaltungsbeschreibungen auf höheren Entwurfsebenen

Heiko Stuckenberg, 1993
Entwurf und Implementierung eines flexiblen Prototypen-Testboards für den RISC-Prozessor TOOBSIE1

Thomas Scholz, 1993
Eine nichtüberlappende Register-Window-Technik für RISC-Prozessoren

Oliver Ahrens, 1993
Der Ultimative RISC - VLSI-Entwurf für einen Semi-Custom-Chip

Torsten Techmann, 1993
Der Validator im Braunschweiger Synthese-System

Oliver Friedrich, 1993
Test und Bewertung einer Netzlistenerfassung

Jens Dittmer, 1993
Prototyp eines Wandlerchips für ein Demonstrationsboard

Matthias Hanelt, 1993
Prototyp eines Wandlerchips für ein Demonstrationsboard


1992

Norbert Menzel, 1992
Bewertung der Entwurfswerkzeuge OctTools anhand zweier Beispiele

Holger Lindau, 1992
Bewertung der CMOS-Entwurfswerkzeuge OctTools

Ralf Ryback, 1992
Fullcustom-Entwurf mit der BC2-Zellbibliothek am Beispiel des Krypto-Coprozessors

Jörg Reitner, 1992
Fullcustom-Entwurf mit der BC2-Zellbibliothek am Beispiel des Krypto-Coprozessors

Michael Hoffmann, 1992
TVSORT: Ein Programm zur Kompression von Testmustern für kombinatorische Schaltungen

Jens-Peter Akelbein, 1992
Entwurf und Implementierung eines hierarchischen Petri-Netz-Paketes

Matthias Mansfeld, 1992
Statistische Analyse von Branch-Optimierungsstrategien am Beispiel des SPARC-RISC-Prozessors

Dieter Balsen, 1992
GFX - Eine Erweiterung des Graph-Verwaltungssystems GP als Grundlage zur Visualisierung von Graphen

Oliver Kroth, 1992
SMILE (Spice Mimicking Incremental Logic Emulator) - ein Programm zur logischen Simulation von CMOS-Schaltungen

Kai Andersen, 1992
Kritischer Vergleich der Analog-Simulatoren SPICE und HSPICE

Frank Prielipp, 1992
Ein Übersetzer für LSI-Netzlisten in die Hardware-Beschreibungssprache Verilog

Frank Klausner, 1992
Entwicklung eines Assemblers für einen RISC-Prozessor

Björn Krebs, 1992
Entwurf eines Assembler-Mikroprogramm-Generators für VLSI-Layouts

Martin Bosse, 1992
Entwurf eines Assembler-Mikroprogramm-Generators für VLSI-Layouts


1991

Eike Schmidt, 1991
Ein 32-Bit-Schreibpuffer für Mehrprozessor-Systeme

Alexander Schmidt, 1991
Modellierung eines Cache-Speichers mit der Hardware-Beschreibungssprache Verilog

Uwe Müller, 1991
Verbesserung eines Layout-Generators

Michael Reinebeck, 1991
Erstellung einer Benutzerführung und Gestaltung einer Entwicklungsumgebung für Full-Custom-Design unter dem Entwicklungssystem CADENCE

Andreas Hein, 1991
Überarbeitung des Dokumentationschips BS0018 für das VLSI-Testlabor

Andreas Jung, 1991
Ein PostScript-Konverter für die Hardcopy-Funktion eines digitalen Speicheroszilloskops

Robert Laing, 1991
Entwurf und Test verschiedener Scanpath-Varianten

Otto Ilse, 1991

Die gleichzeitige digitale Addition mehrerer Operanden durch ein in eine digitale Umwelt eingebettetes analoges Addierwerk


1990

Georg Zumstrull, 1990
Adaption und Dokumentation einer CMOS-Zellenbibliothek

Ralf Geile, 1990
Portierung des Schaltkreis-Simulators SPICE auf den IBM-PC

Volker Gering, 1990
Entwurf des OM2-Datenpfadchips in CMOS

Eduard Gode, 1990
Dokumentation zum VLSI-Entwurf

Kathrin Leinski, 1990
PROUD: ein Plazierungsalgorithmus für Sea-of-Gates-Chips

Martin Richter, 1990
Entwurf und praktischer Aufbau eines Demonstrationschips für einen Parallel-Multiplizierer

Ekkehard Schreiber, 1990
Entwurf und praktischer Aufbau eines Demonstrationschips für eine ALU

Dirk Heise, 1990
Entwurf einer prozeduralen Eingabesprache für Automaten-Generatoren

Marcus Malkmus, 1990
Portierung des graphischen Editors KIC vom Rechensystem VAX/VMS auf Apollo/Unix

Andreas Koch, 1990
Konvertierung von Daten des Layout-Editors KIC in das PICT-Format des Macintosh

Matthias Wurtzel, 1990
Vergleich der Hardwarebeschreibungssprachen Dacapo II und VHDL

Marcus Steyer, Mathias Mansfeld, Oliver Friedrich, 1990
High-Level-Entwurf eines Taschenrechners und eines Cache als Gate-Array

Rüdiger Knuth, 1990
Steuerungsprogramm für Vorführungen am Rechner


1989

Nikolai Hartmann, 1989. (In Zusammenarbeit mit LSI-Logic.)
Auswertung von Testergebnissen beim Funktionstest von Chips

Gerald Malitz, 1989
Netzlistenvergleicher NEWWOM für MOS-Schaltkreise unter VAX/VMS bei verschiedenen Modifikationen für die Äquivalenzklasseneinteilung

Michael Dolle, DFG-Projekt mit Institut für Datenverarbeitungsanlagen, 1989
Inhibit-Bussystem

Hinrich Meisterknecht, 1989. (In Zusammenarbeit mit LSI-Logic.)
Entwicklung eines Device-Managers

Habib Mokschah, 1989. (In Zusammenarbeit mit dem Institut für Angewandte Mikroelektronik (IAM).)
Matrizen Arithmetik über komplexe Zahlen und über Galoi-Feld(2)

Carsten Atzler, 1989
Entwurf einer Datenstruktur zum Placement und Routing von Chipentwürfen sowie Implementierung der Netzlisteneinlesefunktion in ausgewählten Netzlistenformaten

Rüdiger Knuth, 1989
Portierung des graphischen Editors KIC vom Rechensystem VAX/VMS auf IBM PC/AT


1988

S. Jussufsad, 1988. (In Zusammenarbeit mit dem Institut für Angewandte Mikroelektronik (IAM))
Arithmetische Operationen über Galois-Felder GF(2)


1987

Ulrich Holtmann, 1987
Vergleich der Schaltkreissimulatoren DOMOS und SPICE

Hubert Hahn, Ulrich Holtmann, Peter Wachsmann, 1987
Aktualisierung der VLSI-Literatur-Datenbank

Heinrich Rust, 1987
Managementsystem TOMAS für die VLSI-Toolbox

Daniel Seidel, 1987
Automatischer Vergleich von hierarchisch aufgebauten Schaltkreis-Netzlisten

Peter Wachsmann, 1987
Test und Bewertung der Register-Transfer-Sprache KARL

Anne Meyer, 1987
Entwurf eines Gate-Arrays

Michael Schäfers, 1987
Entwurf eines Gate-Arrays

Ulrich Holtmann, 1987
Entwurfsvorbereitungen für einen L-Prozessor-Chip in CMOS

Ulrich Holtmann, 1987
Entwurf eines Chips für einen CMOS-Scanpath

Christian Hölters, 1987
SPICE-PLOT als moderner Software-Entwurf

Joachim Biester, 1987
Selbstlehrende Dokumentation des VLSI-Testlabors


1986

Bernd Hasselbach, 1986
Ein Rahmen-Generator für VLSI-Chips

Ubbo Benter, 1986
Implementierung von geometrischen Operationen für den Entwurf von VLSI-Layouts

Thomas Scharf, 1986
Implementierung von geometrischen Operationen für den Entwurf von VLSI-Layouts

Rainer Both, 1986
Entwurf eines Kompressionschips als Gate-Array

Rainer Both, 1986
Test und Dokumentation des Berliner Gate-Array-Editors

Karsten Opitz, 1986
Simulation und Dokumentation der Stanforder NMOS-Bibliothek

Uwe Malinowski, Körner, 1986
Untersuchungen zu einem Plazierungs- und Verdrahtungssystem


1985

Lothar Becke, 1985
CDG: Entwurf und Implementierung eines Programmsystems zur Erzeugung von Schaltkreisdiagrammen aus einer in Listenform vorliegenden Schaltung

Jan Klokkers, 1985
CDG: Entwurf und Implementierung eines Programmsystems zur Erzeugung von Schaltkreisdiagrammen aus einer in Listenform vorliegenden Schaltung

Rolf Nonnenmacher, 1985
Konzept eines Extraktors

Hans-Dirk Gerken, Jürgen Hannken-Illjes, 1985
Test des zweiseitigen Kanal-Routers von Yoshimura und Kuh, Ulrich Schwarz

Rainer Werthebach, 1985
Implementierung eines PLA-Generators

Holger Sedlak, 1985
INTER-SPICE: schematische Eingabe von hierarchischen SPICE-Netzlisten

Ralf-Peter Rohbeck, 1985
RESTART-SPICE: eine unterbrechbare Version des Schaltkreis-Simulators SPICE

Rainer Both, 1985
Zyklen bei Routing-Problemen

Ulrich Schwarz, 1985
Entwicklung einer Game of Life Zelle in CMOS

Hans-Dirk Gerken, 1985
Ideen zum verallgemeinerten VLSI-Kanal-Routen


1984

Hans-Dirk Gerken, Ulrich Schwarz, 1984
SPICE-PLOT: Entwurf und Implementierung der grafischen Darstellung von Simulationsergebnissen